FASTCOM FSCC / 4-PCIe
synchrone Kommunikationskarten RS422 / RS485
Der Fastcom: FSCC / 4-PCIe-Adapter ist einer der fortschrittlichsten Adapter für synchrone Kommunikation in der Branche. Die Fastcom: FSCC / 4-PCIe unterstützt Datenraten von bis zu 20 Mbit / s. Der Fastcom: FSCC / 4-PCIe ist ein Vierkanaladapter, der jeweils individuell für die Verwendung der Protokolle HDLC / SDLC, ASYNC (mit FC950 UARTS) oder Fastcom®: X-Sync konfiguriert werden kann. Obwohl der FSCC / 4-PCIe den Adapterfamilien SuperFastcom und ESCC ähnlich ist, erweitert er unsere vorherigen Adapter. Die bemerkenswerteste Erweiterung ist die Langlebigkeit der Komponenten der Platine. Angesichts der Unvermeidlichkeit der Veralterung beschloss Commtech, die Lebensdauerprobleme zu beenden, von denen die meisten Computerkunden betroffen sind. Wir haben einen seriellen Kommunikationscontroller für die Bedürfnisse unserer Kunden entwickelt und eine Karte darum herum gebaut. Dieser FPGA-basierte SCC wurde vollständig von Commtech, Inc. entwickelt und gehört diesen. Er bietet die meisten Funktionen, die Sie von einem hochwertigen Fastcom-Produkt gewohnt sind. Es enthält auch einige neue Funktionen, die direkt aus Kundenanfragen stammen. Wenn die vorhandene FPGA-Technologie jemals vom Chiphersteller eingestellt wird, kann das Design einfach auf die nächste Generation von FPGA-Chips ausgerichtet werden, ohne die Kompatibilität zu beeinträchtigen.
Unterschied zwischen Fastcom: FSCC und Fastcom: SuperFSCC
Die SuperFSCC-Karte verfügt über Bus-Mastering-DMA. Daher wird die Anzahl der Interrupts, die von der Host-CPU bedient werden müssen, erheblich verringert, wodurch sie für andere Aktivitäten freigegeben wird. Durch Verwendung dieses DMA kann der SuperFSCC lückenlose Vollduplexdaten mit vollen 50 Mbit / s1 streamen. Die Standard-FSCC-Karte kann dieselbe Aufgabe nur mit etwa 20 Mbit / s ausführen. Die Standardkarte kann mit Datenbursts mit einer Geschwindigkeit von bis zu 50 Mbit / s arbeiten. Es kann keine höheren Raten aufrechterhalten, ohne Lücken in den Daten zu erzeugen (z. B. Leerlauf zwischen Frames).
KOMM. CONTROLLER: Fastcom F-Core
SCHNITTSTELLE: RS422 / RS485
ANSCHLUSSKONFIGURATION: Kabelbaugruppe (2 Fuß) - Zwei CHAMP 50 VHDCI-Anschlüsse an vier DB25-Steckern
Busschnittstelle: PCIe x1 Gen 2.0
BAUD-BEREICH: Mit dem benutzerunabhängigen programmierbaren Taktgenerator in Verbindung mit dem Baudratenregister kann praktisch jede Baudrate von 1 bps bis 20 Mbit / s erreicht werden.
Maximale Datenraten sind Schätzungen. Sie werden stark von einer Reihe verschiedener Faktoren beeinflusst. Weitere Informationen finden Sie im Abschnitt Datenraten des Handbuchs. Dies ist möglich, solange die Betriebsparameter im Rahmen des Zumutbaren liegen. Wenn Sie Fragen dazu haben, ob die Karte Ihren Anforderungen entspricht, wenden Sie sich bitte an den technischen Support.
STROMANFORDERUNGEN: + 3,3 V 200 mA (typisch) und + 12 V 350 mA (typisch)
UMGEBUNG:
Betriebstemperaturbereich: 0 bis 70 ° C.
Luftfeuchtigkeit: 0 bis 90% (nicht kondensierend)
MASSE:
Halbe Länge in voller Höhe
Höhe: 107 mm
Länge: 175,26 mm
Gewicht: 111,357 g (0,2455 lbs)
Nie veraltet
Anpassbare Firmware: Die Firmware für unsere FSCC- und SuperFSCC-Produktlinien ist vollständig anpassbar. Wenn Sie eine Funktionsanforderung haben, die nicht aufgeführt ist, kontaktieren Sie uns bitte, um unsere Firmware an Ihre spezifischen Anforderungen anzupassen.
Ein Tropfen Ersatz für Ihre FSCC- und SuperFSCC-PCI-Karten!
Hohe Geschwindigkeit: Bis zu 20 Mbit / s
Treiber: RS422 / RS485 Multi-Drop
True-Async-Modus. Jeder Port kann so eingestellt werden, dass er die integrierten FC950-UARTs verwendet, und kann als serieller Standardport (COM) verwendet werden.
Automatische RS-485-Handhabung
Sende- und Empfangsstatus-LEDs für jeden Port.
Integriertes RS-485-Abschlussnetzwerk für jedes Empfangssignalpaar
Vier unabhängige serielle Vollduplexkanäle
Datentaktmechanismus unabhängig wählbar pro Kanal und Richtung
Extern erzeugte Rx- und Tx-Uhren
Intern erzeugte Rx- und Tx-Uhren
Wiederherstellung des DPLL-Takts auf dem Chip
Unabhängige Baudratengeneratoren
FIFOs
RxFIFO = 8 KB pro Port (Nicht-Uart-Modi)
TxFIFO = 4 KB pro Port (Nicht-Uart-Modi)
Programmierbare Interrupt-Triggerpegel (Wasserzeichen)
Datenprotokolle
HDLC / SDLC
Die Kartenfamilien FSCC und SuperFSCC unterstützen die HDLC-Rahmenkonvention vollständig. Die automatische Dekodierung der SDLC-Steuerfelder wird nicht unterstützt. Wenn Steuerbytes in empfangenen Frames vorhanden sind, werden sie an den Benutzer übergeben, als wären sie Teil des Infofelds. Wenn Steuerbytes übertragen werden müssen, müssen sie vom Benutzer generiert und so geschrieben werden, als wären sie Daten.
Automatische Flaggenerkennung und -übertragung
Allgemeines Rahmenformat: 0x7e, Info, CRC, CRC, [CRC, CRC,] 0x7e
Rahmenformat mit aktivierter maskierbarer Adresse: 0x7e, Adresse, [Adresse,] Info, CRC, CRC, [CRC, CRC,] 0x7e
Null Einfügen / Löschen
Ein Einfügen / Löschen
Shared-Flag-Modus: Das Öffnen des Flags und das Schließen des Flags von Back-to-Back-Frames können dasselbe Flag verwenden.
Fehlererkennung (Abbruch, Überlauf, Unterlauf, CRC-Fehler, zu langer / kurzer Frame)
Kann CRC8, CRC-CCITT oder CRC32 verwenden
Beliebige Synchronisationssequenz (Fastcom®: X-Sync)
Beliebige Anfang / Ende-Frame-Synchronisationssequenz von bis zu 4 Bytes
Rahmenformat: SYN1, [SYN2, SYN3, SYN4,] Info, [CRC, CRC, CRC, CRC,] [TCR1, TCR2, TCR3, TCR4]
Maskierbar: Kann die Synchronisierungssequenz ganz oder teilweise als Synchronisierungsübereinstimmung auswählen
Abschlusssequenzerkennung bis zu 4 Bytes (maskierbar)
Shared-Flag-Modus: Das Öffnen des Flags und das Schließen des Flags von Back-to-Back-Frames können dasselbe Flag verwenden.
Fehlererkennung
Kann jede der verfügbaren CRC-Methoden verwenden
Transparenter Modus
Vollständig bittransparent (kein Framing oder Bitmanipulation)
Kann mit auswählbaren Frame-Sync-Signalen synchronisieren
Datencodierungsschemata:
NRZ, NRZI, FM0 / FM1, Manchester, Differential Manchester
Wählbare Frame-Sync-Signale
Impulsbreite eines Taktes beim ersten Datenbit
Impulsbreite eines Taktes am letzten Datenbit
Impulsbreite des gesamten Rahmens
Fügen Sie optional eine variable Anzahl von Taktzyklen zwischen Daten und FSS ein
Wählbare Polarität
Optionale Datenflusssteuerung über Modemsteuerleitungen (RTS, CTS)
Programmierbare 8-Bit-Präambel und Postamble mit wählbarer Wiederholungsrate (1 bis 255 Wiederholungen)
Daten können zuerst als auswählbares MSB oder zuerst als LSB ausgerichtet werden
Interframe-Zeitfüllung: Leerlauf als sich wiederholende Einsen, Flags oder Synchronisierungssequenzen
CRC-Unterstützung
Automatische Handhabung in Sende- / Empfangsrichtung
CRC-CCITT (auch bekannt als CRC16-ITU) (HDLC), CRC32 (HDLC), CRC16, CRC8 (HDLC)
Transparente CRC-Option
Als 0/1 zurücksetzen
Kontinuierliche Übertragung von 1 bis 4096 Bytes
Wählbare Datenraten
Synchrone (intern getaktete) Datenraten bis zu 20 Mbit / s
Synchrone (extern getaktete) Datenraten bis zu 20 Mbit / s
Asynchrone Datenraten (DPLL-Taktwiederherstellung) bis zu 12,5 Mbit / s
Diese maximalen Datenraten sind Schätzungen. Sie werden stark von einer Reihe verschiedener Faktoren beeinflusst. Weitere Informationen finden Sie im Abschnitt Datenraten des Handbuchs.
Daten- und Taktinversion
Unterbrechbarer Hardware-Timer
Übertragen Sie einen einzelnen Frame nach Ablauf des Hardware-Timers
Übertragen Sie einen einzelnen Frame bei der Erkennung eines externen Signals
Enthaltene Bibliotheken:
C
C++
.NET
Python
Netzwerkanalysator
Wireshark
Kabel-, Dokumentations- und Softwaretreiber enthalten